Informe DE Sumador DE Cuatro BITS PDF

Title Informe DE Sumador DE Cuatro BITS
Author CARLOS HP
Course ECONOMETRIA
Institution Universidad Nacional de Huancavelica
Pages 11
File Size 968.2 KB
File Type PDF
Total Downloads 55
Total Views 139

Summary

sumador de cuatro bits...


Description

“AÑO DEL DIALOGO Y LA RECONCILIACIÓN

NACIONAL”

Universidad Nacional de Huancavelica Facultad de Ingeniería Electrónica Sistemas Escuela profesional de Ingeniería Electrónica

Área: CIRCUITOS DIGITALES I Tema: Sumador de 4 bits Informe: N° 2 CICLO: III SEMESTRE: 2018-II integrantes: CCANTO DE LA CRUZ, Eliseo. HUAMÁN PALOMINO, Carlos CHANCA PEÑA, Miguel Ángel

1

DOCENTE: Ing. CORASMA QUISPE, Richard.

PAMPAS TAYACAJA – 2018

Contenido Objetivos...................................................................................................................................... 2 Marco Teórico.............................................................................................................................. 2 SÍMBOLO DEL SUMADOR COMPLETO DE 4 BITS (74283).............................................................2 DECODIFICADOR CI 7447.............................................................................................................. 2 CONVERTIDOR DE BINARIO A BCD............................................................................................... 3 Visualizador de siete segmentos.................................................................................................. 4 Funcionamiento........................................................................................................................... 4 SUMADOR BINARIO......................................................................................................................4 MATERIALES................................................................................................................................. 5 Procedimiento............................................................................................................................ 5 Pruebas del decodificador de siete segmentos (circuito integrado 74LS47) junto con el display de siete segmentos......................................................................................................................6 Pruebas del sumador (circuito integrado 74LS283)......................................................................7 Conclusiones.............................................................................................................................. 10 Bibliografía................................................................................................................................. 10

2

Objetivos  

Diseñar el modelo del circuito seleccionando los materiales que se utilizaran el circuito combinacional. Implementar un sumador paralelo de 4 bits en el protoboard comprendiendo su funcionamiento. Marco Teórico

El sumador es un circuito que realiza la suma aritmética de dos palabras binarias. La suma de números binarios de n bits nos da un número binario de n+1 bits. Un sumador de dos bits deberá tener 2 entradas y tres salidas. Al bit más significativo en la salida se le conoce como el acarreo. Al dispositivo utilizado para realizar esta operación se le conoce como sumador. La siguiente tabla muestra las operaciones a realizarse: AB 00 01 10 11

ACARREO S 0 0 0 1

A+B 0 1 1 0

3

SÍMBOLO DEL SUMADOR COMPLETO DE 4 BITS (74283)

DECODIFICADOR CI 7447 El decodificador integrado 7447 es un circuito lógico que convierte el código binario de entrada en formato BCD a niveles lógico s que permiten activar un di splay de 7 segmentos en donde la posición de cada barra forma el número decodificado. R1

R2

R3

R4

A

B

C

D

E

0 0 0 0 1 1 1 1 1 0 0 0 1 0 1 1 0 0 0 0 1 0 1 1 0 1 1 0 0 1 1 1 1 1 1 0 0 1 0 0 0 1 1 0 0 0 1 0 1 1 0 1 1 0 0 1 1 0 1 0 1 1 1 0 1 1 1 1 1 1 0 0 1 0 0 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 0 1 0 * * * * * 1 0 1 1 * * * * * 1 1 0 0 * * * * * 1 1 0 1 * * * * * 1 1 1 0 * * * * * 1 1 1 1 * * * * * Para finalizar esta parte mostraremos la forma de BCD al display de 7 segmentos.

4

F

G

1 0 0 0 0 1 0 1 1 1 1 1 1 1 0 0 1 1 1 1 * * * * * * * * * * * * conectar

Numero a representa r 0 1 2 3 4 5 6 7 8 9 * * * * * * del decodificador

CONVERTIDOR DE BINARIO A BCD Circuito del conversor BCD implementado con sumador.

Haciendo un análisis más detenido se puede comprobar que básicamente hasta el dígito 9 el conversor BCD tiene la misma salida de la entrada, lo que significaría una suma más 0, y para los decimales de 10 al 15 será simplemente sumar 0110 según la siguiente tabla se puede evidenciar lo anterior. Entonces, de acuerdo a este análisis podemos implementar el circuito utilizando un sumador para obtener las salidas necesarias. Visualizador de siete segmentos El visualizador de siete segmentos (llamado también display) es una forma de representar números en equipos electrónicos. Está compuesto de siete segmentos que se pueden encender o apagar individualmente. Cada segmento tiene la forma de una pequeña línea. Se podría comparar a escribir números con cerillos o fósforos de madera.

Funcionamiento El display de 7 segmentos o visualizador de 7 segmentos es un componente que se utiliza para la representación de números en muchos dispositivos electrónicos debido en gran medida a su simplicidad. Aunque externamente su forma difiere considerablemente de un diodo LED (diodos emisores de luz)

5

típico, internamente están constituidos por una serie de diodos LED con unas determinadas conexiones internas, estratégicamente ubicados de tal forma que forme un número 8. A cada uno de los segmentos que forman el display se les denomina a, b, c, d, e, f y g y están ensamblados de forma que se permita activar cada segmento por separado consiguiendo formar cualquier dígito numérico.

SUMADOR BINARIO Implementar un circuito sumador binario usando el sumador 7483 ó 74283 en el cual se pueda visualizar en displays de siete segmentos dicha sumatoria. Para la implementación de este circuito será necesario utilizar dos CI74283 que son sumadores binarios, también utilizaremos dos CI7447 que son decodificadores BCD a 7 segmentos con salidas bajas activas, también será necesario utilizar un CI7432y un CI7408, y también un display activado con bajo (display de ánodo común).  Debido a que una parte de este circuito es un convertidor binario de 4 bits a BCD será necesario utilizar las siguientes tablas de verdad: Para el circuito convencional tomamos la columna de A



F=Y 3 Y´ 2 Y 1 Y´ 0+Y 3 Y´2 Y 1 Y 0 + Y 3 Y 2Y´1 Y´ 0 +Y 3 Y 2Y´1 Y 0 + Y 3 Y 2 Y 1Y´ 0+Y 3 Y 2 Y 1 Y 0 F= (Y 3 Y´ 2 Y 1 )( Y 0+Y´ 0 ) +( Y 3 Y 2Y´1 )(Y´ 0+ Y 0 )+ ( Y 3 Y 2 Y 1 ) ( Y´ 0 +Y 0)

F= (Y 3 Y´ 2 Y 1 ) +( Y 3 Y 2 Y´ 1) + ( Y 3 Y 2 Y 1 ) F= (Y 3 Y´ 2 Y 1 ) +( Y 3 Y 2) (Y´ 1 +Y 1 )

F= (Y 3 Y´ 2 Y 1 ) +( Y 3 Y 2) F=Y 3 ( Y´ 2 Y 1 + Y 2 )

6

F=Y 3 ( Y 1+ Y 2)

MATERIALES 1. Simulador Proteus, 2. IC’s 74283 (sumador), 3. 7447 (Decodificador BDC a 7 segmentos), 4. Cables 5. Varias resistencias 6. Cable de cobre (UTP o jumper – M/H) 7. Pinzas 8. Multímetro 9.

Procedimiento El circuito integrado 74283 implementa un sumador binario completo de 2 números de 4 bits.

1. Realice el montaje del circuito que se muestra a continuación 2. Realice un mínimo de 6 sumas para comprobar su funcionamiento. 3. Modifique el circuito de tal manera que utilice el acarreo de entrada.

Para representar los resultados de manera más legible, es decir, en números decimales, se utilizan display de 7 segmentos. Estos dispositivos pueden formar caracteres de 0 a 9.

7

Pruebas del decodificador de siete segmentos (circuito integrado 74LS47) junto con el display de siete segmentos. Y así se fueron probando todos y cada uno de los circuitos para probar su buen funcionamiento, para ya después proceder con el armado de todo el circuito completo en la protoboard.

8

Pruebas del sumador (circuito integrado 74LS283). Es importante mencionar que todos nuestros circuitos se alimentaran con un voltaje de 5 volts, voltaje recomendado para la familia TTL de circuitos con nuestra fuente de poder la cual se muestra en la foto y la cual fue elaborada en la primera practica.

4. Modifique el circuito anterior e incluya el 7447 y el display de 7 segmentos a como se muestra a continuación.

9

Mencione qué inconveniente existe en el circuito anterior. ¿Se muestran todos los dígitos correspondientes a la suma de los números de 4 bits? ______________________________________

10

Conclusiones 







En esta práctica realizamos el diseño e implementación de un circuito codificador binario a BCD para de esta manera aplicar la teoría propuesta en clase sobre compuertas lógicas y afianzar conocimientos prácticos. Visualizamos de mejor manera el funcionamiento de los circuitos integrados 7483 Y 7447 con la visualización de un display Bibliografía http://www.seekic.com/circuit_diagram/Basic_Circuit/Digital_Circuit /74_Series_digital_circuit_of_7428374LS283_4_bit_binary_full_adde r_with_carry_lookahead.html http://www.alldatasheet.com/datasheetpdf/pdf/8069/NSC/74LS283.html

11...


Similar Free PDFs