Title | PLD APLICADO A LA VISUALIZACIÓN DE CÓDIGOS BCD EN UN DISPLAY DE 7 SEGMENTOS. |
---|---|
Author | oscar CE |
Course | Administración Tecnológico |
Institution | Universidad Técnica de Machala |
Pages | 7 |
File Size | 610.7 KB |
File Type | |
Total Downloads | 71 |
Total Views | 139 |
Simulación de un pld en Proteus, con su correspondiente código a utilizar con una display de 7 segmentos....
UNIVERSIDAD TÉCNICA DE MACHALA UNIDAD ACADÉMICA DE INGENIERÍA CIVIL LABORATORIO DE ELECTRÓNICA GUÍA DE PRÁCTICA DE ASIGNATURA NÚMERO DE PRÁCTICA:
TI.P403-03
NOMBRE DE LA PRÁCTICA:
PLD APLICADO A LA VISUALIZACIÓN DE CÓDIGOS
BCD EN UN DISPLAY DE 7 SEGMENTOS. 1. DATOS INFORMATIVOS CARRERA: TECNOLOGÍAS DE LA INFORMACIÓN ASIGNATURA: SISTEMAS DIGITALES CICLO/NIVEL: 4TO. SEMESTRE RESPONSABLES: 2. FUNDAMENTACIÓN
El sistema de numeración decimal se utiliza cotidianamente por las personas, en prácticamente todo proceso. Por lo que resulta común observar la hora, por ejemplo en un reloj digital que utiliza dígitos de 0 al 9 u observar la temperatura a la que se encuentra climatizando un equipo de aire acondicionado, etc. Por tal motivo resulta imprescindible en todo proceso de aprendizaje de los sistemas digitales, desarrollar las habilidades que permitan a los estudiantes aplicar un decodificador de BCD a 7 segmentos con la finalidad de visualizar en un display de 7 segmentos los dígitos decimales. Dado que en el mercado existen displays de ánodo o cátodo común, es importante establecer el correspondiente decodificador que se debe utilizar para manejar cada uno de estos tipos de displays. Es así que se debe utilizar el chip 7447 cuando se utilice displays de cátodo común, o el chip 7448 cuando se desee controlar un display de tipo ánodo común. 3. RESULTADOS DE APRENDIZAJE
Analiza dispositivos lógicos programables.
Implementa circuitos digitales a través de la programación de dispositivos lógicos programables
Demuestra trabajo colaborativo grupal, e independencia para el desarrollo eficiente y de calidad de interfaces digitales
4. OBJETIVOS ESPECÍFICOS
UNIVERSIDAD TÉCNICA DE MACHALA UNIDAD ACADÉMICA DE INGENIERÍA CIVIL LABORATORIO DE ELECTRÓNICA GUÍA DE PRÁCTICA DE ASIGNATURA
Programar un PLD para que sirva como decodificador de códigos BCD a 7 segmentos.
Visualizar dígitos decimales en un display de 7 segmentos, con la utilización de un PLD.
5. EQUIPOS, MATERIALES E INSUMOS
Programador Universal para PLD, Marca Wellon, Modelo VP-290
Kit de entrenamiento para PLD Kanda.
Extensión eléctrica tipo cordón de al menos 3 mts.
6. PROCEDIMIENTO
1. Proceda a la instalación del software Wincupl (Ver Anexo 1), para el desarrollo del programa que permita utilizar el PLD GAL 16V8CZ, como un decodificador de códigos BCD a 7 segmentos de un display de ánodo común. 2. Compile el programa desarrollo y verifique que no existen errores. 3. Proceda a la instalación del software Wellon (Ver Anexo 1), para el grabado del código compilado del punto anterior en el PLD, utilizando el programador Wellon, Modelo VP-290. 4. Una vez grabado correctamente el programa en el GAL 16V8CZ, proceda a liberar el chip desde el programador y cuidadosamente proceda a insertar el chip en el Kit de entrenamiento KANDA (Tener precaución para no quebrar los pines del chip). 5. Proceda a energizar el kit de entrenamiento Kanda, y con el switch ubicado en la parte superior del kit en la posición “DISPLAY”, proceda a ingresar cada uno de los códigos BCD a través de la activación de los switches ubicados en la parte inferior del kit de entrenamiento (Bit 0, Bit 1,….Bit7). 6. Verifique el correcto funcionamiento del PLD, caso contrario proceda a revisar el código desarrollado y retorne al punto 2. 7. RESULTADOS ESPERADOS
Se espera evaluar el desempeño de los estudiantes en la programación de un PLC para su implementación como un decodificador de códigos BCD a 7 segmentos. La
UNIVERSIDAD TÉCNICA DE MACHALA UNIDAD ACADÉMICA DE INGENIERÍA CIVIL LABORATORIO DE ELECTRÓNICA GUÍA DE PRÁCTICA DE ASIGNATURA evidencia son capturas de pantalla e imágenes con los resultados de los puntos del procedimiento realizado: No, de
Imagen
Procedimiento 1
Observaciones Código
para
ejecutarlo en el pld. Se utilizó el software WinCupl.
Name PartNo Date Revision Designer Company Assembly Location Device
PRACTICA03 ; 00 ; 28/12/2021 ; 01 ; 408E_00 ; UTMATCH ; None ; ; g16v8 ;
/* *************** INPUT PINS *********************/ PIN 2 = D ; PIN 3 = C ; PIN 4 = B ; PIN 5 = A ; /* *************** OUTPUT PINS *********************/ PIN 12 = sdp ; PIN 13 = sg ; PIN 14 = sf ; PIN 15 = se ; PIN 16 = sd ; PIN 17 = sc ; PIN 18 = sb ; PIN 19 = sa ; FIELD entradas = [A,B,C,D] ; FIELD salidas = [sdp,sg,sf,se,sd,sc,sb,sa]; TABLE entradas => salidas{ 'b' 0000 => 'b' 00111111; 'b' 0001 => 'b' 00000110; 'b' 0010 => 'b' 01011011; 'b' 0011 => 'b' 01001111; 'b' 0100 => 'b' 01100110; 'b' 0101 => 'b' 01101101; 'b' 0110 => 'b' 01111101; 'b' 0111 => 'b' 00000111; 'b' 1000 => 'b' 01111111; 'b' 1001 => 'b' 01101111; 'b' 1010 => 'b' 01110111; 'b' 1011 => 'b' 01111100; 'b' 1100 => 'b' 00111001;
UNIVERSIDAD TÉCNICA DE MACHALA UNIDAD ACADÉMICA DE INGENIERÍA CIVIL LABORATORIO DE ELECTRÓNICA GUÍA DE PRÁCTICA DE ASIGNATURA 'b' 1101 => 'b' 01011110; 'b' 1110 => 'b' 01111001; 'b' 1111 => 'b' 01110001; }
2
Se
utilizó
el
software Proteus para simular esta práctica.
3
Estados
del
display según la combinación los lógicos.
de
estados
UNIVERSIDAD TÉCNICA DE MACHALA UNIDAD ACADÉMICA DE INGENIERÍA CIVIL LABORATORIO DE ELECTRÓNICA GUÍA DE PRÁCTICA DE ASIGNATURA
UNIVERSIDAD TÉCNICA DE MACHALA UNIDAD ACADÉMICA DE INGENIERÍA CIVIL LABORATORIO DE ELECTRÓNICA GUÍA DE PRÁCTICA DE ASIGNATURA
UNIVERSIDAD TÉCNICA DE MACHALA UNIDAD ACADÉMICA DE INGENIERÍA CIVIL LABORATORIO DE ELECTRÓNICA GUÍA DE PRÁCTICA DE ASIGNATURA
4 5 8. BIBLIOGRAFÍA
Tocd, Ronald J. (c2007). Sistemas digitales. México: Pearson Educación. (BIC01005)
Floyd, Thomas L. (2016). Fundamentos de sistemas digitales. España: Pearson. (BIC01225)
ENRIQUE MANDADO P., YAGO MANDADO R. “Sistemas Electrónicos Digitales”; Editoriales: Marcombo, Ediciones Técnicas – Alfaomega Grupo Editor, S.A., 9ª. Edición, España - México 2008.
FABRICIUS, EUGENE D., “Diseño lógico Moderno y Teoría de la Conmutación”; 5a. ed. México: Continental, 1996.
ANEXOS
Anexo 1.- Dirección para descarga del software Wincupl y Wellon https://drive.google.com/open?id=13g2eyHOEeHuxxhIh8NVsj1kApWhX7I3S...