Trabajo Práctico 5 PDF

Title Trabajo Práctico 5
Course Arquitectura De Computadores
Institution Universidad Católica de Salta
Pages 4
File Size 108.3 KB
File Type PDF
Total Downloads 102
Total Views 151

Summary

Trabajo Práctico 5 de la materia...


Description

Universidad Católica de Salta Cátedra: Arquitectura del Computador Facultad de Ingeniería e Informática Carrera: Ingeniería en Telecomunicaciones Práctica en Laboratorio Nº 5 Tema: Buses

Objetivo de la práctica: Que el Alumno conozca los buses de la placa principal Duración de la práctica: 1 1/2 hrs. Actividades a realizar: 1) Analizar el funcionamiento y tecnologías utilizadas en los buses de las placas Principales suministradas en clase , de acuerdo a

la evolución de los

Microprocesadores. Obs : sitios de consulta sugeridos www.conozcasuhardware.com, www.mipc.com.ar, www.pcactual.org, www.kingston.com Materiales utilizados:  Placas principales para procesadores 80286,80386,80486,pentium,pentium II El trabajo debe tener : · · · ·

Buena presentación Un informe escrito El mismo puede ser realizado en grupos de no mas de tres personas Fecha de entrega: / /15

Se evaluarán:

1. Interpretación de consigna. 2. Conceptos específicos 3. Diseño 4. Procedimientos 5. Relación entre contenidos y conceptos 6. Razonamiento 7. Uso adecuado del lenguaje técnico 8. Organización y participación 9. Cumplimiento de normas preestablecidas

Universidad Católica de Salta Facultad de Ingeniería e Informática Carrera: Ingeniería en Telecomunicaciones

Cátedra: Arquitectura del Computador

Desarrollo

1.

Bus (informática) Buses de comunicación en un circuito impreso. En arquitectura de computadores, el bus (o canal) es un sistema digitalque transfiere datos entre los componentes de una computadora o entre varias computadoras. Está formado por cables o pistas en un circuito impreso, dispositivos como resistores y condensadores además decircuitos integrados.1

Bus de datos Permite el intercambio de datos entre la CPU y el resto de unidades.los cuales se usan mas actualmente: Peripheral Component Interconnect o PCI ( en español: Interconexión de Componentes Periféricos), es un bus estándar decomputadoras para conectar dispositivos periféricos directamente a laplaca base. Estos dispositivos pueden ser circuitos integrados ajustados en esta (los llamados dispositivos planares en la especificación PCI) o tarjetas de expansión que se ajustan en conectores. El PCI tiene dos espacios de dirección separados de 32-bit y 64-bit, correspondientes a la memoria y puerto de dirección de entrada/salida de la familia de procesadores de X86. El direccionamiento es asignado por el software. Un tercer espacio de dirección llamado “Espacio de Configuración PCI” (PCI Configuration Space), el cual utiliza un esquema de direccionamiento corregido que permite al software determinar la cantidad de memoria y espacio de direcciones entrada/salida necesario por cada dispositivo. Cada dispositivo que se conecta puede solicitar hasta seis áreas de espacio de memoria o espacios de puerto entrada/salida a través de su registro de espacio de configuración.

Bus de control El bus de control gobierna el uso y acceso a las líneas de datos y de direcciones. Como éstas líneas están compartidas por todos los componentes, tiene que proveerse de determinados mecanismos que controlen su utilización. Las señales de control transmiten tanto órdenes como información de temporización entre los módulos. Mejor dicho, es el que permite que no haya colisión de información en el sistema

Bus de direcciones El bus de direcciones es un canal del microprocesador totalmente independiente del bus de datos donde se establece la dirección de memoria del dato en tránsito. El bus de dirección consiste en el conjunto de líneas eléctricas necesarias para establecer una dirección. La capacidad de la memoria que se puede direccionar depende de la cantidad de bits que conforman el bus de direcciones, siendo 2n el tamaño máximo en bits del banco de memoria que se podrá direccionar con n líneas. Por ejemplo, para direccionar una memoria de 256 bits, son necesarias al menos 8 líneas, pues 28 = 256. Adicionalmente pueden ser necesarias líneas de control para señalar cuando la dirección está disponible en el bus. Esto depende del diseño del propio bus.

AGP Accelerated Graphics Port o AGP (en español "Puerto de gráficos acelerados") es una especificación de bus que proporciona una conexión directa entre el adaptador de gráficos y la

Universidad Católica de Salta Cátedra: Arquitectura del Computador Facultad de Ingeniería e Informática Carrera: Ingeniería en Telecomunicaciones memoria. Es un puerto (puesto que sólo se puede conectar un dispositivo, mientras que en el bus se pueden conectar varios) desarrollado por Intel en 1996 como solución a los cuellos de botella que se producían en las tarjetas gráficas que usaban el bus PCI. El diseño parte de las especificaciones del PCI 2.1.

PCI-EXPRESS PCI Express es abreviado como PCI-E o PCIe, PCI Express no tiene nada que ver con PCI-X OG que es una evolución de PCI, en la que se consigue aumentar el ancho de banda mediante el incremento de la frecuencia, llegando a ser 32 veces más rápido que el PCI 2.1 ya que, aunque su velocidad es mayor que PCI Express, presenta el inconveniente de que al instalar más de un dispositivo la frecuencia base se reduce y pierde velocidad de transmisión. PCI Express está pensado para ser usado sólo como bus local, aunque existen extensores capaces de conectar múltiples placas base mediante cables de cobre o incluso fibra óptica. Debido a que se basa en el bus PCI, las tarjetas actuales pueden ser reconvertidas a PCI Express cambiando solamente la capa física. La velocidad superior del PCI Express permitirá reemplazar casi todos los demás buses, AGP y PCI incluidos. La idea de Intel es tener un solo controlador PCI Express comunicándose con todos los dispositivos, en vez de con el actual sistema de puente norte y puente sur.

Dual Channel Doble canal (en inglés: Dual Channel) es una tecnología para memorias aplicada en las computadoras u ordenadores personales, la cual permite el incremento del rendimiento gracias al acceso simultáneo a dos módulos distintos de memoria (haciéndolo a bloques de 128 bits, en lugar de los 64 bits tradicionales desde el inicio de la era Pentium en 1993). Esto se consigue mediante un segundo controlador de memoria en el puente norte (northbridge) del chipset1 o conjunto de chips. Para que la computadora pueda funcionar en Dual Channel, se deben tener dos módulos de memoria de la misma capacidad, velocidad y tipo DDR, DDR2, DDR3 o DDR4 (ya que no es posible usarlo en SDR) en los zócalos correspondientes de la placa base, y el chipset de la placa base debe soportar dicha tecnología. Es recomendable que losmódulos de memoria sean idénticos (mismas frecuencia, latencias y fabricante), ya que en caso de que sean distintos puede que no funcionen (en casos esporádicos). Actualmente, es posible utilizar esta tecnología en memorias DDR, DDR2,DDR3 y DDR4 cuyas velocidades estén comprendidas en el rango de los 133 y 2133 MHz reales, o entre 7,5 y 1.4 ns.

Triple cannel DDR3 arquitectura de triple canal se utiliza en el Intel Core i7 serie -900 (la serie Intel Core i7-800 solo soporta hasta de dos canales). La plataforma LGA 1366 (por ejemplo, Intel X58) es compatible con DDR3 de triple canal, normalmente 1333 y 1600Mhz, pero puede funcionar a mayor velocidad de reloj en ciertas placas. Los procesadores AMD Socket AM3 no utilizan la arquitectura de triple canal DDR3, pero en lugar de utilizar de doble canal DDR3 de memoria. Lo mismo ocurre con el Intel Core i3, Core i5 y Core i7-800 serie, que se utilizan en las LGA 1156 plataformas (por ejemplo, Intel P55 ).Según Intel, un Core i7 con DDR3 1066 MHz operando a ofrecerá velocidades de transferencia de datos máxima de 25.6 GB / s cuando se opera en triple canal intercalado modo. Esto, reclamaciones de Intel, conduce a un rendimiento más rápido del sistema, así como un mayor rendimiento por vatio. Cuando se opera en el modo de triple canal, la latencia de memoria se reduce debido al entrelazado de, lo que significa que cada módulo se accede secuencialmente para los bits de datos más pequeños en lugar de llenar completamente un módulo antes de acceder a la siguiente. Los datos se transmite entre los módulos en un patrón alternativo, potencialmente

Universidad Católica de Salta Cátedra: Arquitectura del Computador Facultad de Ingeniería e Informática Carrera: Ingeniería en Telecomunicaciones triplicar el ancho de banda de memoria disponible para la misma cantidad de datos, en lugar de almacenar todo en un módulo. La arquitectura sólo puede utilizarse cuando los tres, o un múltiplo de tres, módulos de memoria son idénticos en capacidad y velocidad, y se colocan en las ranuras de tres canales. Cuando se instalan dos módulos de memoria, la arquitectura funcionará en modo de arquitectura de doble canal....


Similar Free PDFs